Please use this identifier to cite or link to this item: https://repositorio.ufjf.br/jspui/handle/ufjf/19606
Files in This Item:
File Description SizeFormat 
luccaoliveirafacioviccini.pdfPDF/A6.96 MBAdobe PDFThumbnail
View/Open
Full metadata record
DC FieldValueLanguage
dc.contributor.advisor1Andrade Filho, Luciano Manhães de-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/5454168673866452pt_BR
dc.contributor.advisor-co1Oliveira, Marcos Vinícius Silva-
dc.contributor.advisor-co1Latteshttp://lattes.cnpq.br/pt_BR
dc.contributor.referee1Silva, Leandro Rodrigues Manso-
dc.contributor.referee1Latteshttp://lattes.cnpq.br/1421239770201461pt_BR
dc.contributor.referee2Ferraz, Victor Araujo-
dc.contributor.referee2Latteshttp://lattes.cnpq.br/0982856785258366pt_BR
dc.creatorViccini, Lucca Oliveira Facio-
dc.creator.Latteshttp://lattes.cnpq.br/pt_BR
dc.date.accessioned2025-10-16T11:24:15Z-
dc.date.available2025-10-15-
dc.date.available2025-10-16T11:24:15Z-
dc.date.issued2025-09-18-
dc.identifier.urihttps://repositorio.ufjf.br/jspui/handle/ufjf/19606-
dc.description.abstractThis thesis presents the validation and simulation of the upgraded digital signal processing pipeline deployed in the ATLAS Liquid Argon Calorimeter trigger system, with a particular focus on the LATOME firmware. The implementation relies on High-Level Synthesis (HLS) to generate the Input Switch Matrix (ISM) and Output Summing (OSUM) blocks, which are responsible for reorganizing, processing, and aggregating real-time Super Cell data across multiple clock domains. Firmware versions 6.0 through 6.3 were analyzed in depth, with early versions centered on the monitoring path and REMAP validation, and later iterations introducing support for eFEX and jFEX trigger paths. A multilayered simulation strategy was adopted, combining Firmware-Agnostic and FirmwareAware models to enable comprehensive testing from standalone HLS components to fully integrated firmware deployments. Key validation efforts included SOP delay calibration, metastability window identification, and functional verification of clock synchronization logic. The integration of the Mini-FEX diagnostic module provided real-time observability of SOP and CRC errors, both in simulation and during ATLAS system operation. The methodology developed throughout this work offers a reusable and scalable framework for validating future firmware upgrades—such as the gFEX path (v6.4) and the User Code block (v7.x)—and serves as a reference for adopting HLS in other high-throughput, low-latency FPGA-based systems in high-energy physics experiments.pt_BR
dc.description.resumoEsta dissertação apresenta a validação e simulação do pipeline digital de processamento de sinais no sistema de gatilho do Calorímetro de Argônio Líquido (LAr) do experimento ATLAS, com foco específico no firmware LATOME. A implementação utiliza High-Level Synthesis (HLS) para gerar os blocos Input Switch Matrix (ISM) e Output Summing (OSUM), responsáveis pela reorganização, processamento e agregação dos dados de Super Células em tempo real, atravessando múltiplos domínios de relógio. As versões de firmware 6.0 a 6.3 foram analisadas em profundidade, com as versões iniciais centradas no caminho de monitoramento e na validação do bloco REMAP, enquanto versões posteriores introduziram suporte aos caminhos de processamento eFEX e jFEX. Adotou-se uma estratégia de simulação em múltiplas camadas, combinando modelos Firmware-Agnostic e Firmware-Aware para possibilitar testes abrangentes desde componentes HLS isolados até o firmware integrado completo. Os principais esforços de validação incluíram a calibração do atraso do sinal SOP, a identificação da janela de metastabilidade e a verificação funcional dos mecanismos de sincronização entre domínios de relógio. A integração do módulo de diagnóstico Mini-FEX permitiu a observação em tempo real de erros de SOP e CRC, tanto em simulações quanto durante a operação do sistema ATLAS. A metodologia desenvolvida ao longo deste trabalho oferece uma estrutura reutilizável e escalável para validar futuras versões do firmware—como o caminho gFEX (v6.4) e o bloco User Code (v7.x)—e serve como referência para a adoção de HLS em outros sistemas FPGA de alta taxa de dados e baixa latência em experimentos de física de altas energias.pt_BR
dc.languageengpt_BR
dc.publisherUniversidade Federal de Juiz de Fora (UFJF)pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentFaculdade de Engenhariapt_BR
dc.publisher.programPrograma de Pós-graduação em Engenharia Elétricapt_BR
dc.publisher.initialsUFJFpt_BR
dc.rightsAcesso Abertopt_BR
dc.rightsAttribution-NonCommercial-ShareAlike 3.0 Brazil*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-sa/3.0/br/*
dc.subjectHigh-level synthesispt_BR
dc.subjectFirmware latomept_BR
dc.subjectCalorímetro de argônio líquido do ATLASpt_BR
dc.subjectSistema de gatilho em tempo realpt_BR
dc.subjectValidação e simulação em fpgapt_BR
dc.subjectLatome firmwarept_BR
dc.subjectAtlas liquid argon calorimeterpt_BR
dc.subjectReal-time trigger systempt_BR
dc.subjectFpga validation and simulationpt_BR
dc.subject.cnpqCNPQ::ENGENHARIAS::ENGENHARIA ELETRICApt_BR
dc.titleSimulation and testing of the upgraded digital signal processing firmware using high-level synthesis on the real-time trigger path of the ATLAS liquid argon calorimeterspt_BR
dc.typeDissertaçãopt_BR
Appears in Collections:Mestrado em Engenharia Elétrica (Dissertações)



This item is licensed under a Creative Commons License Creative Commons